享未来数码网
首页 > 行业动态 > 台积电展示 CoWoS 封装技术路线图128GB HBM2

台积电展示 CoWoS 封装技术路线图128GB HBM2

台积电展示 CoWoS 封装技术路线图:128GB HBM2…

8 月 23 日消息 据外媒 Wccftech 消息,台积电近期公布了 CoWoS 封装技术的路线图,并公布第五代 CoWoS 技术已经得到应用并量产,可以在基板上封装 8 片 HBM2e 高速缓存,总容量可达 128GB。

台积电的这项技术已近发展了多年,CoW(Chip on Wafer) 意味着在基板上封装硅芯片;而 WoW(Wafer on Wafer)意味着在基板上再层叠一片基板。

官方表示第 5 代技术的晶体管数量是第 3 代的 20 倍。新的封装技术增加了 3 倍的中介层面积,使用了全新的 TSV 解决方案,更厚的铜连接线。目前,这项技术已经用于制造 AMD MI200“Aldebaran”专业计算卡,其中封装了 2 颗 GPU 核心、8 片 HBM2e 缓存。

路线图显示,台积电第 6 代 CoWoS 封装技术有望于 2023 年推出,其同样在基板上封装 2 颗运算核心,同时可以板载多达 12 颗 HBM 缓存芯片。

台积电还表示,新技术同时也使用了性能更好的导热方式,第 5 代技术使用了金属导热材料,热阻降低至此前的 0.15 倍,有助于这类高性能芯片散热。

IT之家获悉,AMD 在 7 月末透露,采用 CDNA 2 架构的 Instinct MI200 Alderbaran 计算卡已经出货并交付。这款产品拥有多达 256 个计算单元(CU),总计 16384 个流处理器,同时还具备 16 个 SE 着色器单元。

台积电 CoWoS 技术的具体实现方法:

以下为台积电 CoWoS 技术的详细说明:

从官方资料显示,2022 年将会推出 5nm、3nm 制程的芯片,同时芯片之间互联导线的间距也将逐步减小,从 9 微米降低至 0.9 微米,预计在 2035 年之前实现这一目标。

特别提醒:本网信息来自于互联网,目的在于传递更多信息,并不代表本网赞同其观点。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字的真实性、完整性、及时性本站不作任何保证或承诺,并请自行核实相关内容。本站不承担此类作品侵权行为的直接责任及连带责任。如若本网有任何内容侵犯您的权益,请及时联系我们,本站将会在24小时内处理完毕。

标签:

上一篇 目录 下一章

猜你喜欢

数码电器行业动态 不一样的能源与...
科学技术的发展与科学研究的进展往往有着密切的联系,但是除此之外,随着科技不断的进入我们的生活,科学技术的进步往往能给我们生活带来翻天覆地的改变。那么近年来...
数码电器行业动态 镜头中的瞬间单...
镜头中的瞬间:单电数码相机的故事 一、静谧的开始 在一个宁静的下午,我手中握着一台老式单电数码相机,仿佛回到了那个不太复杂的时代。它是一台简单而又强大的工...
数码电器行业动态 视频揭秘Eps...
本次我们来介绍Epson S2D13V52, 一款用于进行画面缩放的IC。 通过S2D13V52, 即可在现有平台基础上连接更高分辨率的显示屏,而无需更换...
数码电器行业动态 旷野里的星-孤...
孤独闪耀的夜空:旷野里的星光与诗意 在无垠的旷野里,星光如同散落的珍珠,点缀着这片广阔而又宁静的大地。它们不仅是天文学家研究的对象,也成为了许多人心灵深处...

强力推荐